# Estructura de Computadores

# Unidad 3. El procesador I: Diseño del juego de Instrucciones. El lenguaje máquina

Escuela Politécnica Superior - UAM

Copyright © 2007 Elsevier, "Digital Design and Computer Architecture"

1

# Índice

- Arquitectura y Tecnología de Computadores
- El lenguaje Ensamblador
- ISA MIPS. El juego de instrucciones
- Programación

#### Arquitectura y Tecnología de Computadores

| APLICACIÓN<br>SOFTWARE  | PROGRAMAS                        |
|-------------------------|----------------------------------|
| SISTEMAS<br>OPERATIVOS  | DRIVERS                          |
| ARQUITECTURA            | INSTRUCCIONES<br>REGISTROS       |
| MICRO-<br>ARQUITECURA   | CAMINO DE DATOS<br>CONTROLADORES |
| LÓGICA                  | SUMADORES<br>MEMORIA             |
| CIRCUITOS<br>DIGITALES  | PUERTAS LÓGICAS                  |
| CIRCUITOS<br>ANALÓGICOS | AMPLIFICADORES FILTROS           |
| DISPOSITIVOS            | TRANSISTORES<br>DIODOS           |
| FÍSICA                  | ELECTRONES                       |

- Arquitectura:
  - ➤ Es la visión que desde el punto de vista del programador se tiene del sistema computador.
  - ➤ Viene definida por el juego de instrucciones (operaciones) y por la ubicación de los operandos
- Microarquitectura:
  - ➤ Es la implementación en hardware del computador (U4 y U5).

3

#### Arquitectura y Tecnología de Computadores

- Para poder controlar un computador se debe comprender su lenguaje.
  - ✓ Instrucciones: son las palabras que forman el lenguaje de un computador
  - ✓ Juego de instrucciones: es el vocabulario del lenguaje de un computador
- Los computadores se diferencian por su juego (set) de intrucciones
- Una instrucción indica la operación a ejecutar y los operandos a utilizar.
  - ✓ Lenguaje Máquina: escrito con 1's y 0's es el único lenguaje que el computador es capaz de leer.
  - Lenguaje Ensamblador: muy cercano al lenguaje máquina, representa el primer nivel de abstracción del lenguaje máquina legible para el usuario.

#### Arquitectura y Tecnología de Computadores

- Arquitectura MIPS (Microprocessor without Interlocking Pipeline Stages)
  - ✓ MIPS es una arquitectura utilizada en la que se basan muchos de los sistemas actuales de compañías como Silicon Graphics, Sony o Cisco.
  - ✓ MIPS es una arquitectura del tipo RISC (*Reduced Instruction Set Computer*).
  - ✓ El concepto RISC fue desarrollado por Hennessy y Patterson en los años ochenta.
  - ✓ Un diseño RISC está basado en tres principios:
    - 1. La simplicidad favorece la regularidad
    - 2. Diseñar el caso común muy rápido
    - 3. Lo más pequeño es más rápido
- Una vez que se aprende una determinada arquitectura es muy fácil entender cualquier otra.

5

#### Índice

- Arquitectura y Tecnología de Computadores
- El lenguaje Ensamblador
- ISA MIPS. El juego de instrucciones
- Programación

# El lenguaje Ensamblador

#### Primer Principio: La simplicidad favorece la regularidad

En el diseño de las intrucciones se utilizan, en la medida que es posible, formatos consistentes con dos fuentes y un destino. Esta medida facilita su decodificación e implementación en hardware.

```
Código en alto nivel (lenguaje C) // Código ensamblador de MIPS
```

$$a = b + c;$$

add a, b, c

$$a = b - ci$$

sub a, b, c

add, sub: mnemónicos, indican la operación a ejecutar (suma, resta)

b, c: operandos fuente, señalan los datos con los que ejecutar la operación

a: operando destino, señala dónde escribir el resultado de la operación

7

### El lenguaje Ensamblador

#### Segundo Principio: Diseñar el caso común muy rápido

**MIPS** es una arquitecura RISC en contraposición a otras arquitecturas CISC (*Complex Instruction Set Computer*), como IA-32 de Intel.

- ✓ En un procesador RISC, como es MIPS, en el juego de instrucciones sólo se incluyen aquellas instrucciones que se usan de forma habitual (las más comunes).
- ✓ El hardware para la decodificación de instrucciones es sencillo y rápido.
- ✓ Las intrucciones más complejas, que son las menos usadas, se ejecutan por medio de instrucciones simples.

```
Código en alto nivel (lenguaje C) // Código ensamblador de MIPS  a = b + c - d; \qquad add t, b, c \qquad \# \ t = b + c \\ sub a, t, d \qquad \# \ a = t - d \\ \# \ comentario hasta final de línea
```

### El lenguaje Ensamblador

#### Tercer Principio: Lo más pequeño es más rápido

- ✓ Buscar información en unos pocos libros que se encuentran encima de la mesa es más rápido que buscar la misma información en todos los libros de una gran biblioteca.
- ✓ De la misma forma buscar datos en unos pocos registros, es más rápido que encontrarlos entre miles o cientos de miles (memoria).

9

### Operandos y Registros

- ✓ Un operando es una palabra escrita en binario, que representa un dato variable o una constante denominada dato inmediato.
- ✓ Un computador necesita acceder a ubicaciones físicas, desde las cuales poder leer los operandos fuente (uno o dos) y escribir el resultado en el operando destino que se haya definido.
- ✓ Un computador puede leer/escribir operandos de/en:
  - ➤ La Memoria: mucha capacidad pero acceso lento.
  - > Los Registros Internos: menor capacidad pero de acceso rápido.
    - MIPS tiene 32 registros de 32 bits.
    - MIPS es una arquitectura de 32 bits porque opera en la ALU con datos de 32 bits.

# Operandos y Registros

• Los operandos de las intrucciones hacen referencia a los registros internos (o a datos inmediatos).

```
Código en alto nivel (lenguaje C) // Código ensamblador de MIPS a = b + c; \qquad \#\$s0=a, \$s1=b, \$s2=c add \$s0, \$s1, \$s2
```

Las variables b y c (operandos fuente) **se leen** respectivamente desde los registros \$s1 y \$s2 en donde están almacenadas.

La variable a (operando destino) **se escribe** en el registro \$s0 en donde queda almacenada para posteriores operaciones.

11

# El conjunto de registros en MIPS

| Nombre    | Nº Registro | Función                                         |
|-----------|-------------|-------------------------------------------------|
| \$0       | 0           | Constante de valor 0                            |
| \$at      | 1           | Temporal de uso por el Ensamblador              |
| \$v0-\$v1 | 2-3         | Datos de retorno en procedimientos              |
| \$a0-\$a3 | 4-7         | Datos de entrada (argumentos) en procedimientos |
| \$t0-\$t7 | 8-15        | Datos internos (variables internas temporales)  |
| \$s0-\$s7 | 16-23       | Datos globales (variables globales permanentes) |
| \$t8-\$t9 | 24-25       | Datos internos (variables internas temporales)  |
| \$k0-\$k1 | 26-27       | Temporales de uso por el SO                     |
| \$gp      | 28          | Puntero Global (global pointer)                 |
| \$sp      | 29          | Puntero de pila (stack pointer)                 |
| \$fp      | 30          | Puntero de página (frame pointer)               |
| \$ra      | 31          | Dirección de enlace en procedimientos (link)    |

### El conjunto de registros en MIPS

- Registros en MIPS:
  - ✓ Se identifican con \$ delante del nombre (o número).
- Algunos registros sólo se utilizan en ciertas operaciones (uso específico).
   Por ejemplo:
  - √ \$0 sólo permite lectura y siempre contiene el valor 0.
  - ✓ Los registros \$s0-\$s7 se utilizan para variables.
  - ✓ Los registros temporales \$t0-\$t9 se utilizan para datos intermedios utilizados durante los procedimientos.
  - ✓ Los tres registros punteros (\$gp, \$sp y \$fp) y el registro de enlace, \$ra, señalan siempre a direcciones de memoria.
- En las primeras etapas del aprendizaje de MIPS, sólo se usarán los registros temporales (\$t0-\$t9) y los utilizados para almacenar variables (\$s0-\$s7)

13

### Operandos y Memoria

- ✓ Con tan sólo decenas de registros internos, no es posible acceder a todos los datos que se manejan en un sistema computador.
- ✓ También es preciso almacenar datos en memoria.
  - ➤ La memoria es una estructura física que permite almacenar una gran cantidad de datos.
  - > La memoria es un elemento de acceso más lento que los registros
- ✓ Normalmente las variables más habituales (de uso más probable), se almacenan en los registros.
- ✓ Con la combinación adecuada de los registros y memoria, un programa puede acceder a un gran cantidad de datos de forma rápida y eficaz.
- ✓ Las arquitecturas para el acceso a memoria (jerarquías) serán objeto de estudio en cursos posteriores de arquitectura.

### Memoria byte-direccionable

- MIPS maneja memoria direccionable por bytes, en donde cada byte se asocia a una única dirección.
- Señalando una dirección y en una única operación, MIPS puede leer/escribir (*load/store*) una palabra de 4 bytes (lw, sw) o sólo un byte (lb/sb).
- Como una palabra (32 bits) ocupa 4 bytes, las direcciones de dos palabras consecutivas se diferencian en 4 unidades.



15

## Memoria byte-direccionable: Lectura

• En MIPS, la dirección de una palabra tiene que ser un múltiplo de 4.

Ejemplo: Leer (*load*) la palabra de la dirección 4 y escribir el dato en el registro \$s3.

Código ensamblador de MIPS: lw \$s3, 4(\$0)

- Tras la ejecución, \$s3 almacena el valor 0xF2F1AC07



# Memoria byte-direccionable: Escritura

Ejemplo: Escribir (*store*) la palabra almacenada en el registro \$t7 en la dirección de memoria 0x2C (44<sub>10</sub>)

Código ensamblador de MIPS: sw \$t7, 44(\$0)

Word Address

- Tras la ejecución, se almacena en MEM[44] el valor \$t7 = 0xA2E5F0C3

Data

| 0000002C | A2 | E5 | F0 | C3 | Word 11 |
|----------|----|----|----|----|---------|
|          |    |    |    |    |         |
| 80000000 | 01 | EE | 28 | 42 | Word 2  |
| 0000004  | F2 | F1 | AC | 07 | Word 1  |
| 00000000 | AB | CD | EF | 78 | Word 0  |

17

# Memoria Big-Endian vs Little-Endian

¿Cómo se numeran los bytes en una palabra?

- ✓ <u>La dirección de palabra es siempre la mis</u>ma
- √ Little-endian: la dirección más baja corresponde al byte menos significativo
- √ Big-endian: la dirección más baja corresponde al byte más significativo

| E               | Big-Endian |   |       |     |                 | .ittle | э-E             | nc | lian |
|-----------------|------------|---|-------|-----|-----------------|--------|-----------------|----|------|
| Byte<br>Address |            |   |       | S   | Word<br>Address | ļ      | Byte<br>Address |    |      |
|                 | •          |   |       |     | •               |        |                 | :  |      |
|                 | C D E F    |   | С     | F   | Е               | D      | С               |    |      |
|                 | 8          | 9 | ) A B |     | 8               | В      | Α               | 9  | 8    |
|                 | 4          | 5 | 6     | 7   | 4               | 7      | 6               | 5  | 4    |
|                 | 0          | 1 | 2     | З   | 0               | 3      | 2               | 1  | 0    |
| MSB LSE         |            |   |       | LSE | }               | MSE    | 3               |    | LSB  |

#### Memoria Big-Endian vs Little-Endian

Ejemplo: Suponer que \$t0 contiene 0x23456789. Señalar el contenido de \$s0, después de ejecutar el programa adjunto:

a) En un sistema big-endian y b) En un sistema little-endian

```
sw $t0, 0($0) # Escribir el contenido de $t0 en MEM[0] lb $s0, 1($0) # Leer un bye de MEM[1] y guardarlo en $s0
```

#### **Big-Endian**

#### Little-Endian

3 2 1 0 Byte Address
23 45 67 89 Data Value

MSB LSB

a) Big-endian: \$s0 = 0x00000045

b) Little-endian: \$s0 = 0x00000067

19

### Operandos: Constantes/Inmediatos

- En MIPS las constantes se denominan datos inmediatos porque se definen en la propia instrucción.
- Al no ser necesario leerlos ni de un registro ni desde memoria, están disponibles de forma inmediata.
- La operación suma inmediata (addi) suma un dato inmediato a una variable (almacenada en un registro).
- Un dato inmediato es una constante de 16 bits (positiva o negativa), escrita en complemento a 2.

¿Es necesario implementar la resta inmediata (subi)?

```
      Código en alto nivel (lenguaje C)
      // Código ensamblador de MIPS

      # $s0 = a, $s1 = b

      a = a + 4;
      addi $s0, $s0, 4

      b = a - 12;
      addi $s1, $s0, -12
```

#### Índice

- Arquitectura y Tecnología de Computadores
- El lenguaje Ensamblador
- ISA MIPS. El juego de instrucciones
- Programación

21

#### Los Formatos en MIPS

- Los computadores sólo entienden de 1's y 0's.
- El lenguaje Máquina es la representación de las instrucciones en binario.
- Como señala el primer principio "la simplicidad favorece la regularidad", los datos y las intrucciones en MIPS son de 32 bits.
- Para las instrucciones, MIPS tiene tres tipos de formato:
  - √ R-Type: todos los operandos están en registros
  - ✓ I-Type: aparte de registros hay un operando inmediato (constante)
  - √ J-Type: instrucciones utilizadas para saltos

# El juego de instrucciones en MIPS (1)

| ор     | Nombre | Descripción                      | Operación                                                  |
|--------|--------|----------------------------------|------------------------------------------------------------|
| 000000 | R-Type | Instrucciones con formato R-Type | Varias                                                     |
| 000010 | j      | Salto incondicional              | PC = JTA                                                   |
| 000011 | jal    | Salto a Subrutina                | \$ra = PC+4; PC = JTA                                      |
| 000100 | beq    | Bifurca si igual (Z = 1)         | Si ([rs] == [rt]); PC =BTA                                 |
| 000101 | bne    | Bifurca si distinto (Z = 0)      | Si ([rs] != [rt]); PC =BTA                                 |
| 001000 | addi   | Suma con dato inmediato          | [rt] = [rs] + SigImm                                       |
| 001100 | andi   | AND con dato inmediato           | [rt] = [rs] & Zerolmm                                      |
| 001101 | ori    | OR con dato inmediato            | [rt] = [rs]   ZeroImm                                      |
| 001110 | xori   | XOR con dato inmediato           | [rt] = [rs] ⊕ ZeroImm                                      |
| 001111 | lui    | Carga superior dato inmediato    | [rt] <sub>31:16</sub> = [imm], [rt] <sub>15:0</sub> = [00] |
| 100011 | lw     | Lee una palabra de memoria       | MEM ([rs]+SigImm) => [rt]                                  |
| 101011 | sw     | Escribe una palabra en memoria   | [rt] => MEM ([rs]+SigImm)                                  |

23

# El juego de instrucciones en MIPS (2)

| <i>-</i> | ,          |                                     | <b>\</b>                            |
|----------|------------|-------------------------------------|-------------------------------------|
| Formato  | R-Type (or | denadas por el campo funct):        |                                     |
| Funct    | Nombre     | Descripción                         | Operación                           |
| 000000   | sll        | Despl. Lógico Izquierda             | [rd] = [rt] << shamt                |
| 000010   | srl        | Despl. Lógico Derecha               | [rd] = [rt] >> shamt                |
| 000011   | sra        | Despl. Aritmético Derecha           | [rd] = [rt] >>> shamt               |
| 000100   | sllv       | Despl. Lógico Izquierda Variable    | [rd] = [rt] << [rs] <sub>4:0</sub>  |
| 000110   | srlv       | Despl. Lógico Derecha Variable      | [rd] = [rt] >> [rs] <sub>4:0</sub>  |
| 000111   | srav       | Despl. Aritmético Derecha Variable  | [rd] = [rt] >>> [rs] <sub>4:0</sub> |
| 001000   | jr         | Salta al valor dado por un registro | PC = [rs]                           |
| 100000   | add        | Sumar                               | [rd] = [rs] + [rt]                  |
| 100010   | sub        | Restar                              | [rd] = [rs] - [rt]                  |
| 100100   | and        | Función AND                         | [rd] = [rs] & [rt]                  |
| 100101   | or         | Función OR                          | [rd] = [rs]   [rt]                  |
| 100110   | xor        | Función OR EXCLUSIVA                | [rd] = [rs] ⊕ [rt]                  |
| 100111   | nor        | Función NOR                         | [rd] = ~ ([rs]   [rt])              |
| 101010   | slt        | Set on less than                    | [rs]<[rt] ? [rd]=1 : [rd]=0         |

\_

### ISA MIPS. Formato de Tipo-R

#### Formato Tipo Registro

- Los operandos se encuentran en 3 registros identificados por 3 campos:
  - rs, rt: dos registros operandos fuente (5bits)
  - rd: un registro operando destino (5bits)
- Otros campos:
  - op: código de operación (opcode) (6bits). En las instrucciones de Tipo-R vale 0
  - funct: código función (function) (6 bits). Junto con op, señala al sistema la operación a ejecutar.
  - shamt: campo desplazamiento (5 bits). Señala el desplazamiento en las instrucciones de este tipo, en caso contrario vale 0.

#### **R-Type**

| op     | rs     | rt     | rd     | shamt  | funct  |
|--------|--------|--------|--------|--------|--------|
| 6 bits | 5 bits | 5 bits | 5 bits | 5 bits | 6 bits |

25

### Formato de Tipo-R. Ejemplos

|   | Código Ensamblador   |                          | Valores de los campos (decimal) |               |               |           |           |  |
|---|----------------------|--------------------------|---------------------------------|---------------|---------------|-----------|-----------|--|
|   |                      | ор                       | rs                              | rt            | rd            | shamt     | funct     |  |
| 1 | add \$s0, \$s1, \$s2 | 0                        | 17                              | 18            | 16            | 0         | 32        |  |
| 2 | sub \$t0, \$t3, \$t5 | 0                        | 11                              | 13            | 8             | 0         | 34        |  |
|   | Cádico mánuino (UEV) | Código máquina (binario) |                                 |               |               |           |           |  |
|   | Código máquina (HEX) | <b>op</b> (6)            | <b>rs</b> (5)                   | <b>rt</b> (5) | <b>rd</b> (5) | shamt (5) | funct (6) |  |
| 1 | 0x02328020           | 000000                   | 10001                           | 10010         | 10000         | 00000     | 100000    |  |
| 2 | 0x016D4022           | 000000                   | 01011                           | 01101         | 01000         | 00000     | 100010    |  |

Observar el diferente orden de los registros en ensamblador (add rd,rs,rt) y el orden de los campos en el lenguaje máquina.

### ISA MIPS. Formato de Tipo-I

#### Formato Tipo Inmediato

- Hay 3 operandos, 2 en registro y un dato inmediato:
  - rs: registro operando fuente (5bits).
  - rt: registro operando destino (5bits). Atención ahora rt es destino.
  - imm: dato inmediato (16 bits).
- Otros campos:
  - op: código de operación (opcode) (6bits). Sólo op señala al sistema la operación a ejecutar.

# **I-Type**

| op     | rs     | rt     | imm     |
|--------|--------|--------|---------|
| 6 bits | 5 bits | 5 bits | 16 bits |

27

### Formato de Tipo-I. Ejemplos

|   | Código Ensamblador   | Valores de los campos (decimal) |               |               |                  |  |  |
|---|----------------------|---------------------------------|---------------|---------------|------------------|--|--|
|   |                      | ор                              | rs            | rt            | imm              |  |  |
| 1 | addi \$s0, \$s1, 5   | 8                               | 17            | 16            | 5                |  |  |
| 2 | addi \$t0, \$s3, -12 | 8                               | 19            | 8             | -12              |  |  |
| 3 | lw \$t2, 32(\$0)     | 35                              | 0             | 10            | 32               |  |  |
| 4 | sw \$s1, 4(\$t1)     | 43                              | 9             | 17            | 4                |  |  |
|   | Cádico mánuino (UEV) | Código máquina (binario)        |               |               |                  |  |  |
|   | Código máquina (HEX) | <b>op</b> (6)                   | <b>rs</b> (5) | <b>rt</b> (5) | imm (16)         |  |  |
| 1 | 0x22300005           | 001000                          | 10001         | 10000         | 0000000000000101 |  |  |
| 2 | 0x2268FFF4           | 001000                          | 10011         | 01000         | 1111111111110100 |  |  |
| 3 | 0x8C0A0020           | 100011                          | 00000         | 01010         | 000000000100000  |  |  |
| 4 | 0xAD310004           | 101011                          | 01001         | 10001         | 0000000000000100 |  |  |

Observar el diferente orden de los registros en ensamblador (addi rt,rs,imm; lw rt,imm(rs); sw rt,imm(rs)) y el orden de los campos en el lenguaje máquina.

# ISA MIPS. Formato de Tipo-J

#### Formato Tipo Salto (jump)

- Hay sólo dos campos:
  - **op**: código de operación (*opcode*) (6bits). Identifica el tipo de salto.
  - addr: dirección de salto (26 bits).

# **J-Type**

| ор     | addr    |
|--------|---------|
| 6 bits | 26 bits |

Ejemplos de este tipo de formato se verán más adelante.

29

### Resumen: Los formatos en MIPS

#### **R-Type**

| op     | rs     | rt     | rd     | shamt  | funct  |
|--------|--------|--------|--------|--------|--------|
| 6 bits | 5 bits | 5 bits | 5 bits | 5 bits | 6 bits |

#### **I-Type**

|   | op     | rs     | rt     | imm     |
|---|--------|--------|--------|---------|
| Ì | 6 bits | 5 bits | 5 bits | 16 bits |

### **J-Type**

| op     | addr    |
|--------|---------|
| 6 bits | 26 hits |

# Programas almacenados: ventajas

- La instrucciones y los datos de 32-bits se encuentran almacenados en memoria.
- La única diferencia entre dos aplicaciones distintas es la secuencia de escritura de las instrucciones del programa.
- Para la ejecución de un nuevo programa:
  - No se precisa modificar el hardware.
  - Sólo es necesario almacenar en memoria el nuevo programa.
  - El procesador lee (captura, fetch) secuencialmente las instrucciones de memoria y ejecuta la operación especificada.
- El registro contador de programa (PC, program counter) lleva el control de la dirección de la instrucción que se está ejecutando.
- En MIPS, habitualmente los programas se ubican a partir de la dirección de memoria 0x00400000. En el modo comprimido de MARS en 0x000000000.

31

## Ejemplo de un programa almacenado

 Código Ensamblador
 Código Máquina

 lw \$t2, 32(\$0)
 0x8C0A0020

 add \$s0, \$s1, \$s2
 0x02328020

 addi \$t0, \$s3, -12
 0x2268FFF4

 sub \$t0, \$t3, \$t5
 0x016D4022

 Memoria Principal

### Memoria Principa

| Dirección | In |    |    |    |      |
|-----------|----|----|----|----|------|
| •••       |    |    |    |    |      |
| 0040000C  | 01 | 6D | 40 | 22 | ← PC |
| 00400008  | 22 | 68 | FF | F4 | ← PC |
| 00400004  | 02 | 32 | 80 | 20 | ← PC |
| 00400000  | 8C | 0A | 00 | 20 | ← PC |
| •••       |    |    |    |    |      |

### Interpretación del Código Máquina

- Se comienza con el código de operación (opcode, op)
- El op indica cómo tratar el resto de los bits
  - Si op = "000000"
    - Se trata de una instrución Tipo-R
    - Los bits del campo función (funct) indican qué instrucción es
  - Si op ≠ "000000"
    - Los bits del campo op indican qué instrucción es



Р

33

### Instrucciones lógicas en MIPS

and, or, xor, nor, andi, ori, xori

- and, andi: Se utilizan para aplicar máscaras
- or, ori: Se utilizan para combinar campos de bits
- xor, xori: Se utilizan para comparar bits
- nor: Se utiliza para invertir bits (A nor \$0 == not A)
- ATENCION: En las instrucciones lógicas, el dato inmediato de 16-bits se extiende a 32 añadiendo ceros, no se extiende el signo.
- La instrucción nori no se utiliza (no se implementa)

# Instrucciones lógicas: Codificación

| Γ | Código Ensamblador   |                          | Valores de los campos (decimal) |               |        |           |           |  |  |  |
|---|----------------------|--------------------------|---------------------------------|---------------|--------|-----------|-----------|--|--|--|
|   |                      | ор                       | rs                              | rt            | rd     | shamt     | funct     |  |  |  |
| 1 | and \$s3, \$s1, \$s2 | 0                        | 17                              | 18            | 19     | 0         | 36        |  |  |  |
| 2 | or \$s4, \$s1, \$s2  | 0                        | 17                              | 18            | 20     | 0         | 37        |  |  |  |
| 3 | xor \$s5, \$s1, \$s2 | 0                        | 17                              | 18            | 21     | 0         | 38        |  |  |  |
| 4 | nor \$s6, \$s1, \$s2 | 0                        | 17                              | 18            | 22     | 0         | 39        |  |  |  |
|   | Código máquina (HEX) | Código máquina (binario) |                                 |               |        |           |           |  |  |  |
|   | Coulgo maquina (HEX) | <b>op</b> (6)            | <b>rs</b> (5)                   | <b>rt</b> (5) | rd (5) | shamt (5) | funct (6) |  |  |  |
| 1 | 0x02329024           | 0000 00                  | 10 001                          | 1 0010        | 1001 1 | 000 00    | 10 0100   |  |  |  |
| 2 | 0x0232A025           | 0000 00                  | 10 001                          | 1 0010        | 1010 0 | 000 00    | 10 0101   |  |  |  |
| 3 | 0x0232A826           | 0000 00                  | 10 001                          | 1 0010        | 1010 1 | 000 00    | 10 0110   |  |  |  |
| 4 | 0x0232B027           | 0000 00                  | 10 001                          | 1 0010        | 1011 0 | 000 00    | 10 0111   |  |  |  |

35

# Instrucciones lógicas: Codificación

|   | Código Ensamblador      |               | Valores de los campos (decimal) |               |                     |  |  |  |
|---|-------------------------|---------------|---------------------------------|---------------|---------------------|--|--|--|
|   |                         | ор            | rs                              | rt            | imm                 |  |  |  |
| 1 | andi \$s2, \$s1, 0xFA34 | 12            | 17                              | 18            | 64052               |  |  |  |
| 2 | ori \$s3, \$s1, 0xFA34  | 13            | 17                              | 19            | 64052               |  |  |  |
| 3 | xori \$s4, \$s1, 0xFA34 | 14            | 17                              | 20            | 64052               |  |  |  |
|   | Cádina mánuina (UEV)    |               | Código máquina (binario)        |               |                     |  |  |  |
|   | Código máquina (HEX)    | <b>op</b> (6) | <b>rs</b> (5)                   | <b>rt</b> (5) | Imm (16)            |  |  |  |
| 1 | 0x3232FA34              | 0011 00       | 10 001                          | 1 0010        | 1111 1010 0011 0100 |  |  |  |
| 2 | 0x3633FA34              | 0011 01       | 10 001                          | 1 0011        | 1111 1010 0011 0100 |  |  |  |
| 3 | 0x3A34FA34              | 0011 10       | 10 001                          | 1 0100        | 1111 1010 0011 0100 |  |  |  |

### Instrucciones lógicas: Ejemplos

| Operandos Fuente |      |      |      |      |      |      |      |      |  |
|------------------|------|------|------|------|------|------|------|------|--|
| \$s1             | 1111 | 1111 | 1111 | 1111 | 0000 | 0011 | 1100 | 0011 |  |
| \$s2             | 0100 | 0110 | 1010 | 0001 | 1111 | 0000 | 1011 | 0111 |  |
| imm              | 0000 | 0000 | 0000 | 0000 | 1111 | 1010 | 0011 | 0100 |  |

| Instrucción             | Resu  | Resultado |      |      |      |      |      |      |      |
|-------------------------|-------|-----------|------|------|------|------|------|------|------|
| and \$s3, \$s1, \$s2    | \$s3: | 0100      | 0110 | 1010 | 0001 | 0000 | 0000 | 1000 | 0011 |
| or \$s4, \$s1, \$s2     | \$s4: | 1111      | 1111 | 1111 | 1111 | 1111 | 0011 | 1111 | 0111 |
| xor \$s5, \$s1, \$s2    | \$s5: | 1011      | 1001 | 0101 | 1110 | 1111 | 0011 | 0111 | 0100 |
| nor \$s6, \$s1, \$s2    | \$s6: | 0000      | 0000 | 0000 | 0000 | 0000 | 1100 | 0100 | 1000 |
| andi \$s2, \$s1,0xFA34  | \$s2: | 0000      | 0000 | 0000 | 0000 | 0000 | 0010 | 0000 | 0000 |
| ori \$s3, \$s1, 0xFA34  | \$s3: | 1111      | 1111 | 1111 | 1111 | 1111 | 1011 | 1111 | 0111 |
| xori \$s4, \$s1, 0xFA34 | \$s4: | 1111      | 1111 | 1111 | 1111 | 1111 | 1001 | 1111 | 0111 |

37

### Desplazamientos en MIPS

#### sll, srl, sra, sllv, srlv, srav

- sll: desplazamiento lógico a la izquierda (shift left logical)
  - Ejemplo: sll \$t0, \$t1, 5 # \$t0 <= \$t1 << 5
- srl: desplazamiento lógico a la derecha (shift right logical)
  - Ejemplo: srl \$t0, \$t1, 5 # \$t0 <= \$t1 >> 5
- sra: desplazamiento aritmético a la derecha (shift right arithmetic)
  - Ejemplo: sra \$t0, \$t1, 5 # \$t0 <= \$t1 >>> 5
- sllv: despl. variable lógico a la izquierda (shift left logical variable)
  - Ejemplo: sllv \$t0, \$t1, \$t2 # \$t0 <= \$t1 << \$t2
- srlv: despl. variable lógico a la derecha (shift right logical variable)
  - Ejemplo: srlv \$t0, \$t1, \$t2 # \$t0 <= \$t1 >> \$t2
- **srav**: despl. variable aritmético a la derecha (*shift right arithmetic variable*)
  - Ejemplo: srav \$t0, \$t1, \$t2 # \$t0 <= \$t1 >>> \$t2

# Desplazamientos: Codificación

|   | Código Ensamblador    | Valores de los campos (decimal) |                  |               |               |           |           |  |
|---|-----------------------|---------------------------------|------------------|---------------|---------------|-----------|-----------|--|
|   |                       | ор                              | rs               | rt            | rd            | shamt     | funct     |  |
| 1 | sll \$t0, \$t1, 5     | 0                               | 0                | 9 (\$t1)      | 8 (\$t0)      | 5         | 0         |  |
| 2 | srl \$s2, \$s1, 12    | 0                               | 0                | 17 (\$s1)     | 18 (\$s2)     | 12        | 2         |  |
| 3 | sra \$s3, \$s1, 4     | 0                               | 0                | 17 (\$s1)     | 19 (\$s3)     | 4         | 3         |  |
| 4 | sllv \$t0, \$t1, \$t3 | 0                               | <b>11</b> (\$t3) | 9 (\$t1)      | 8 (\$t0)      | 0         | 4         |  |
|   | Cádigo máguino (UEV)  | Código máquina (binario)        |                  |               |               |           |           |  |
|   | Código máquina (HEX)  | <b>op</b> (6)                   | <b>rs</b> (5)    | <b>rt</b> (5) | <b>rd</b> (5) | shamt (5) | funct (6) |  |
| 1 | 0x00094140            | 00 0000                         | 00 000           | 0 1001        | 01000         | 001 01    | 00 0000   |  |
| 2 | 0x00119302            | 00 0000                         | 00 000           | 1 0001        | 1001 0        | 011 00    | 00 0010   |  |
| 3 | 0x00119903            | 00 0000                         | 00 000           | 1 0001        | 1001 1        | 001 00    | 00 0011   |  |
| 4 | 0x01694004            | 00 000                          | 01 011           | 0 1001        | 01000         | 000 00    | 00 0100   |  |

Observar el diferente orden de los registros en ensamblador (sllv rd,rt,rs) y el orden de los campos en el lenguaje máquina.

# Desplazamientos: Ejemplos

| Operandos Fuente |      |      |      |      |      |      |      |      |  |
|------------------|------|------|------|------|------|------|------|------|--|
| \$s1             | 1111 | 0000 | 1111 | 1111 | 1111 | 0000 | 0000 | 0000 |  |
| \$t1             | 0000 | 0000 | 0000 | 0000 | 0000 | 0000 | 1111 | 1111 |  |
| \$t3             | 0000 | 0000 | 0000 | 0000 | 0000 | 0000 | 0000 | 1000 |  |

| Instrucción           | Resul | Resultado |      |      |      |      |      |      |      |
|-----------------------|-------|-----------|------|------|------|------|------|------|------|
| sll \$t0, \$s1, 5     | \$t0: | 0001      | 1111 | 1111 | 1110 | 0000 | 0000 | 0000 | 0000 |
| srl \$s3, \$s1, 12    | \$s3: | 0000      | 0000 | 0000 | 1111 | 0000 | 1111 | 1111 | 1111 |
| sra \$s5, \$s1, 4     | \$s5: | 1111      | 1111 | 0000 | 1111 | 1111 | 1111 | 0000 | 0000 |
| sllv \$t0, \$t1, \$t3 | \$t0: | 0000      | 0000 | 0000 | 0000 | 1111 | 1111 | 0000 | 0000 |

En desplazamientos variables se utilizan los 5 lsb del segundo registro fuente

#### Generación de constantes

• Constante de 16 bits usando addi:

Constante de 32 bits usando carga superior inmediata (lui) y ori:
 (lui carga el dato inmediato de 16 en la mitad superior del registro destino y pone los 16 bits de menos peso a 0)

41

#### Instrucciones de Salto en MIPS

• Instrucciones que permiten al programa cambiar el orden de ejecución.

Tipos de saltos o bifurcaciones (branches):

#### √ Saltos condicionales

Salta a la dirección indicada en la instrucción si se cumple la condición

- beq rs, rt, target; (branch if equal) saltar a target si [rs] = [rt]
- ▶ bne rs, rt, target; (branch if not equal) saltar a target si [rs] ≠ [rt]

"LA DECISIÓN DEL SALTO SE TOMA EN TIEMPO DE EJECUCIÓN"

#### √ Saltos incondicionales

Salta a la dirección indicada en la instrucción sin condición alguna

- → j target, (jump) saltar. La dirección se indica en la instrucción.
- jal target, (jump and link) saltar y enlazar. La dirección de salto se indica en la instrucción y la dirección actual (+4) se guarda en el registro \$ra.
- jr, (jump register) saltar registro. La dirección de salto se indica en un registro codificado en el campo rs. [rs] = target.

#### Saltos condicionales ejemplos (beq)

```
# Dirección
                   # Ensamblador de MIPS
 0x00400000
                    addi $s0, $0, 4
                                                # $s0 = 0 + 4 = 4
                    addi $s1, $0, 1
 0x00400004
                                                # $s1 = 0 + 1 = 1
 0x00400008
                    sll $s1, $s1, 2
                                                # $s1 = 1 << 2 = 4
 0x0040000C
                    beq $s0, $s1, target # salta a target si $s0 = $s1
                    addi $s1, $s1, 1
 0x00400010
                                                # Si hay salto NO se ejecuta
 0x00400014
                                                # Si hay salto NO se ejecuta
                    sub $s1, $s1, $s0
                                                # Si hay salto SÍ se ejecuta
 0x004000FC
                 target:
                    add $s1, $s1, $s0
                                                # $s1 = 4 + 4 = 8
```

Con la **Etiqueta** "target" se indica en el programa la dirección de la instrucción a la que se accede en caso de que el salto sea efectivo (*branch taken*).

Para una **Etiqueta**, no se pueden emplear palabras reservadas y se debe terminar por dos puntos (:).

43

### Saltos condicionales ejemplos (bne)

```
# Ensamblador de MIPS
# Dirección
 0x00400000
                   addi $s0, $0, 4
                                             \# $s0 = 0 + 4 = 4
 0x00400004
                   addi $s1, $0, 1
                                             # $s1 = 0 + 1 = 1
                   sll $s1, $s1, 2
 0x00400008
                                             # $s1 = 1 << 2 = 4
 0x0040000C
                  bne $s0, $s1, target # salta a target si $s0 ≠ $s1
 0x00400010
                   addi $s1, $s1, 1
                                             # $s1 = 4 + 1 = 5
 0x00400014
                   sub $s1, $s1, $s0
                                             # $s1 = 5 - 4 = 1
 0x004000FC
                target:
                   add $s1, $s1, $s0
                                             # NO se ejecuta
```

Si se suponen los mismos valores que en el caso anterior, al cambiar la condición para el salto, ahora no se produce (*branch not taken*) y el programa continúa con la ejecución secuencial.

#### Saltos condicionales: Codificación

|   | Código Ensamblador     |                          | Valore        | s de los d    | campos (decimal)         |  |  |
|---|------------------------|--------------------------|---------------|---------------|--------------------------|--|--|
|   |                        | ор                       | rs            | rt            | imm (BTA, Branch Target) |  |  |
| 1 | beq \$s0, \$s1, target | 4                        | 16 (\$s0)     | 17 (\$s1)     | 59                       |  |  |
| 2 | bne \$s0, \$s1, target | 5                        | 16 (\$s0)     | 17 (\$s1)     | 59                       |  |  |
|   | Código máquina (HEX)   | Código máquina (binario) |               |               |                          |  |  |
|   | Codigo maquina (HEX)   | <b>op</b> (6)            | <b>rs</b> (5) | <b>rt</b> (5) | imm (16)                 |  |  |
| 1 | 0x1211003B             | 000100                   | 10000         | 10001         | 000000000111011          |  |  |
| 2 | 0x1611003B             | 000101                   | 10000         | 10001         | 000000000111011          |  |  |

Los saltos condicionales utilizan el formato I-Type

En el dato inmediato se señala la distancia entre la dirección de la siguiente instrucción a la de salto y la dirección de la instrucción objetivo (target) en palabras (bytes/4) y con signo (positivo si adelante, negativo si atrás).

Si se toma el salto: PC = BTA = PC + 4 + (SignImm << 2)

45

#### Saltos condicionales: Codificación

```
# Ensamblador de MIPS
                                                                          # $s0 = 0 + 4 = 4
0x00400000
                              addi
                                        $s0, $0, 4
0x00400004
                              addi
                                                                          # $s1 = 0 + 1 = 1
                                        $s1, $0, 1
0x00400008
                                                                          # $s1 = 1 << 2 = 4
                              sll
                                        $s1, $s1, 2
                                                                          # salta a target si $s0 ≠ $s1
                              bne
                                        $s0, $s1, target
0x00400010
                              addi
                                        $s1, $s1, 1
                                                                          # $s1 = 4 + 1 = 5
0x00400014
                              sub
                                        $s1, $s1, $s0
                                                                          # $s1 = 5 - 4 = 1
0x004000FC
                         target:
                                        $s1, $s1, $s0
                                                                          # NO se ejecuta
```

```
BTA = PC + 4 + (SignImm << 2)
```

SignImm = (BTA-PC-4) >> 2

SignImm = (0x004000FC-0x0040000C-4) >> 2

SignImm = (0x000000F0-4) >> 2

SignImm = (0x000000EC) >> 2

SignImm = 0x0000003B = 59

|                        | ор | rs        | rt        | imm (BTA, Branch Target) |
|------------------------|----|-----------|-----------|--------------------------|
| beq \$s0, \$s1, target | 4  | 16 (\$s0) | 17 (\$s1) | 59                       |

#### Saltos condicionales: Codificación

| # Dirección | #Código máquina    | # Ensamblador de MIPS  |
|-------------|--------------------|------------------------|
| 0x00400000  | 0x20100004         | addi \$s0, \$0, 4      |
| 0x00400004  | 0x20110001         | addi \$s1, \$0, 1      |
| 0x00400008  | 0x16110001         | bne \$s0, \$s1, target |
| 0x0040000C  | 0x20110005         | addi \$s1, \$0, 5      |
| 0x00400010  | 0x22310001 target: | addi \$s1, \$s1, 1     |
| 0x00400014  | 0x02308822         | sub \$s1, \$s1, \$s0   |

#### ¿Dónde estará escrita la etiqueta target?

BTA = PC + 4 + (SignImm << 2)

BTA =  $0 \times 00400008 + 4 + (0 \times 0001 << 2)$ 

BTA =  $0 \times 0040000C + (0 \times 0004)$ 

 $BTA = 0 \times 00400010$ 

De forma intuitiva: El dato inmediato indicará cuántas instrucciones hay que saltar (arriba o abajo) desde la siguiente instrucción del *branch*.

47

#### Saltos condicionales: Codificación

| # Dirección | #Código máquina    | # Ensamblador de MIPS  |
|-------------|--------------------|------------------------|
| 0x00400000  | 0x20100004 target: | addi \$s0, \$0, 4      |
| 0x00400004  | 0x20110001         | addi \$s1, \$0, 1      |
| 0x00400008  | 0x1611FFFD         | bne \$s0, \$s1, target |
| 0x0040000C  | 0x20110005         | addi \$s1, \$0, 5      |
| 0x00400010  | 0x22310001         | addi \$s1, \$s1, 1     |
| 0x00400014  | 0x02308822         | sub \$s1, \$s1, \$s0   |

#### ¿Dónde estará escrita la etiqueta target?

BTA = PC + 4 + (SignImm << 2)

BTA = 0x00400008 + 4 + (0xFFFD << 2)

BTA =  $0 \times 0040000C + (0 \times FFF4)$ 

BTA = 0x00400000

De forma intuitiva: El dato inmediato indicará cuántas instrucciones hay que saltar (arriba o abajo) desde la siguiente instrucción del *branch*.

```
Saltos incondicionales: (j y jal)
                 # Ensamblador de MIPS
# Dirección
 0x00002000
                                          # $s0 = 4
                    addi $s0, $0, 4
                    addi $s1, $0, 1
 0x00002004
                                         # $s1 = 1
                                       # salta (siempre) a target
 0x00002008
                    j
                          target
                    sra $s1, $s1, 2 # nunca se ejecuta
 0x0000200C
 0x00002010
                    addi $s1, $s1, 1 # nunca se ejecuta
 0x00004000
                 target:
                    add $s1, $s1, $s0 # $s1 = 1 + 4 = 5
 0xF0002008
                                            # salta (siempre) a funcion
                    jal funcion
                                            # $ra = 0xF000200C
 0xF000200C
                    sra $s1, $s1, 2
                                          # se ejecuta al volver
 0xF0004000
                 funcion:
                    add $s1, $s1, $s0
                                            # $s1 = 1 + 4 = 5
 0xF000401C
                                            # regresa a la rutina principal
                    jr
                          $ra
```

# Saltos incondicionales: codificación (j)

|   | Código Ensamblador   | Valores de los campos (decimal) |                                  |  |
|---|----------------------|---------------------------------|----------------------------------|--|
|   |                      | ор                              | addr                             |  |
| 1 | j target             | 2                               | 4096                             |  |
| 2 | jal funcion          | 3 4096                          |                                  |  |
|   | Cádha mánnin a (UEV) | Código máquina (binario)        |                                  |  |
|   | Código máquina (HEX) | <b>op</b> (6)                   | addr (26)                        |  |
| 1 | 0x08001000           | 0000 10                         | 00 0000 0000 0001 0000 0000 0000 |  |
| 2 | 0x0C001000           | 0000 11                         | 00 0000 0000 0001 0000 0000 0000 |  |

En MIPS solo las instrucciones de salto incondicional jump (j) y jump and link (jal), utilizan el formato denominado J-Type.

Además de saltar, en jal se hace ra = PC+4 para guardar la dirección de retorno Dirección de salto:  $rac{PC} = TTA = \{ (PC+4)[31:28], addr, ``00" \}$ 

### Saltos incondicionales: codificación (j)

51

### Saltos incondicionales: codificación (j)

| # Dirección | #Código máquina    | # Ensamblador de MIPS |
|-------------|--------------------|-----------------------|
| 0x00400000  | 0x20100004         | addi \$s0, \$0, 4     |
| 0x00400004  | 0x20110001         | addi \$s1, \$0, 1     |
| 0x00400008  | 0x08100005         | j target              |
| 0x0040000C  | 0x00118883         | sra \$s1, \$s1, 2     |
| 0x00400010  | 0x22310001         | addi \$s1, \$s1, 1    |
| 0x00400014  | 0x02308820 target: | add \$s1, \$s1, \$s0  |

#### ¿Dónde estará escrita la etiqueta target?

# Saltos incondicionales: codificación (jr)

|   | Código Ensamblador      | Valores de los campos (decimal) |               |               |        |           |           |
|---|-------------------------|---------------------------------|---------------|---------------|--------|-----------|-----------|
|   |                         | ор                              | rs            | rt            | rd     | shamt     | funct     |
| 1 | jr \$s0                 | 0                               | 16            | 0             | 0      | 0         | 8         |
|   | Cádha an faoile a (UEV) | Código máquina (binario)        |               |               |        |           |           |
|   | Código máquina (HEX)    | <b>op</b> (6)                   | <b>rs</b> (5) | <b>rt</b> (5) | rd (5) | shamt (5) | funct (6) |
| 1 | 0x02000004              | 0000 00                         | 10 000        | 0 0000        | 0000 0 | 000 00    | 00 1000   |

En MIPS la instrucción de salto incondicional  $jump\ register\ (jr)$  utiliza el formato denominado R-Type.

El contenido de registro indicado en el campo **rs** de 5 bits, señala a una dirección absoluta de 32 bits donde se encuentra la instrucción objetivo (*target*):

PC = [rs]

53

# Saltos incondicionales: ejemplos (jr)

| #Dirección | # Ensamblador de MIPS  |
|------------|------------------------|
| 0x00002000 | addi \$s0, \$0, 0x2010 |
| 0x00002004 | jr \$s0                |
| 0x00002008 | addi \$s1, \$0, 1      |
| 0x0000200C | sra \$s1, \$s1, 2      |
| 0x00002010 | lw \$s3, 44(\$s1)      |

Salta siempre (*branch taken*) a la dirección contenida en el registro que acompaña a la instrucción.

¿Qué instrucción se ejecuta tras el salto?

lw \$s3, 44(\$s1)

Р

#### Los modos de direccionamiento

#### Modos de direccionamiento:

Son las distintas formas que un procesador utiliza para obtener un operando. Los modos usados en MIPS:

✓ Directo en Registro. Los operandos se encuentran en registros.

```
> Ejemplos: add $s0, $t2, $t3 // sub $t8, $s1, $0
```

✓ Inmediato. El operando es un dato de 16 bits que se encuentra en la instrucción.

```
➤ Ejemplos: addi $s4, $t5, -73 // ori $t3, $t7, 0xFF
```

✓ Relativo a Registro. La dirección efectiva del operando se obtiene sumando una constante inmediata extendida en signo, al contenido de un registro que actúa como base.

```
Ejemplos: 1w $s4, 72($0) Dirección = $0 + 72

sw $t2, -25($t1) Dirección = $t1 - 25
```

55

#### Los modos de direccionamiento

- ✓ Relativo a PC. La dirección efectiva del operando se obtiene sumando una constante inmediata extendida en signo, al contenido del registro Contador de Programa (PC) + 4.
  - **Ejemplo:** modo de direccionamiento utilizado en saltos condicionales.

| # Dirección |       | # Ensamblador de MIPS |                                                             |  |
|-------------|-------|-----------------------|-------------------------------------------------------------|--|
| 0x10        |       | beq                   | <pre>\$t0, \$0, else # Salta 3 instrucciones adelante</pre> |  |
| 0x14        |       | addi                  | \$v0, \$0, 1                                                |  |
| 0x18        |       | addi                  | \$sp, \$sp, i                                               |  |
| 0x1C        | else: | addi                  | \$a0, \$a0, -1                                              |  |
| 0x20        |       | jal                   | factorial                                                   |  |

| Código Ensamblador  | Valores de los campos (decimal) |   |     |   |
|---------------------|---------------------------------|---|-----|---|
|                     | op rs rt imm                    |   | imm |   |
| beq \$t0, \$0, else | 4                               | 8 | 0   | 2 |

Ver instrucciones de saltos condicionales para el funcionamiento

#### Los modos de direccionamiento

- ✓ Direccionamiento Seudo-Directo. La dirección efectiva del operando se encuentra casi-directamente en la instrucción y señala a una dirección de memoria.
  - > Ejemplo: modo de direccionamiento utilizado en llamadas a subprogramas (jal) y jump incondicional j.

```
# Dirección # Ensamblador de MIPS

0x0040005C jal sum # Ilama a la rutina sum

...

0x004000A0 sum: addi $a0, $a0, -1
```

| Código Ensamblador | Valores de los campos (decimal, hexadecimal, binario) |                                  |  |  |
|--------------------|-------------------------------------------------------|----------------------------------|--|--|
|                    | op addr                                               |                                  |  |  |
| jal sum            | 3                                                     | 1048616                          |  |  |
| 0x0C100028         | 0000 11                                               | 00 0001 0000 0000 0000 0010 1000 |  |  |

Ver instrucciones de saltos incondicionales para el funcionamiento

57

#### Directivas en MIPS

Además del juego de instrucciones descrito para MIPS, existen una serie de Directivas o seudo-instrucciones que facilitan la operación de ensamblado.

- .text <dirección>: Señala el comienzo de la sección (segmento) de código del usuario.
- .data <dirección>: Señala el comienzo de la sección (segmento) de datos del usuario.

Sólo en la sección de datos:

- .align n: Alinea el próximo dato a un límite 2<sup>n</sup>. (Para alinear a palabra, n = 2)
- **space** n: Asigna n bytes de espacio en memoria
- .word W<sub>1</sub>, W<sub>2</sub>, ..., W<sub>n</sub>: A partir de una posición, escribe en memoria n palabras de 32 bits.



```
Ejemplo de Programa
                                 //
 Código en C
                                       Código Ensamblador MIPS
                                .data
  int f, g, y; // global
                                f: 0x00
                                g: 0x00
                                y: 0x00
  int main(void)
                                .text
                                main:
    f = 2i
                                 addi $sp, $sp, -4  # stack frame
    g = 3;
                                       $ra, 0($sp)  # store $ra
$a0, $0, 2  # $a0 = 2
                                  addi $a0, $0, 2
    y = sum(f, g);
                                 sw
                                      $a0, f
                                                     \# f = 2
    return y;
                                  addi $a1, $0, 3
                                                     # $a1 = 3
                                  SW
                                       $a1, g
                                                      #g = 3
  int sum(int a, int b) {
                                                      # call sum
                                  jal sum
    return (a + b);
                                       $v0, y
                                                      \# y = sum()
                                  sw
                                  lw
                                       $ra, 0($sp)
                                                      # restore $ra
                                                      # restore $sp
                                  addi $sp, $sp, 4
                                  jr
                                                      # return to OS
                                sum:
                                  add $v0, $a0, $a1 # $v0 = a + b
                                  jr
                                                      # return
                                                                     60
```

#### El intérprete Ensamblador/Máquina. Tabla de símbolos

- ✓ En MIPS las directivas .data y .text, señalan al programa ensamblador (intérprete), la posición de memoria en donde ubicar los datos y las instrucciones respectivamente.
- ✓ En el proceso de ensamblado, se genera una tabla en donde a cada literal del código ensamblador, se le asocia una posición de memoria, denominada tabla de símbolos.

| Tabla de símbolos |            |  |  |  |
|-------------------|------------|--|--|--|
| Símbolo           | Dirección  |  |  |  |
| f                 | 0x00002000 |  |  |  |
| g                 | 0x00002004 |  |  |  |
| У                 | 0x00002008 |  |  |  |
| main              | 0x00000000 |  |  |  |
| sum               | 0x0000002C |  |  |  |

61

#### Ejemplo de Programa: Ejecutable Executable file header Text Size Data Size 0x34 (52 bytes) 0xC (12 bytes) Text segment Address Instruction 0x00000000 0x23BDFFFC addi \$sp, \$sp, 0xFFFC sw \$ra, 0x0000(\$sp) 0x00000004 0xAFBF0000 addi \$a0.\$0.0x0002 0x00000008 0x20040002 sw \$a0, 0x2000(\$0) 0x000000C 0xAC042000 addi \$a1, \$0, 0x0003 0x00000010 0x20050003 sw \$a1,0x2004(\$0) 0x00000014 0xAC052004 0x0000002C 0x00000018 0x0C00000B sw \$v0, 0x2008(\$0) 0x0000001C 0xAC022008 \$ra, 0x0000(\$sp) 0x00000020 0x8FBF0000 addi \$sp, \$sp, 0x0004 0x23BD0004 0x00000024 0x00000028 0x03E00008 add \$v0, \$a0, \$a1 0x0000002C 0x00851020 0x03E00008 0x00000030

Address

0x00002000

0x00002004

0x00002008

Data

0x00000000

0x00000000

0x00000000

Data segment

Р





#### Índice

- Arquitectura y Tecnología de Computadores
- El lenguaje Ensamblador
- ISA MIPS. El juego de instrucciones
- Programación

65

### Programar en MIPS

- Usando las instrucciones aritmético-lógicas vistas y con los diferentes saltos analizados, ya estamos en disposición de hacer programas en lenguaje ensambador para MIPS.
- En MIPS se pueden generar las estructuras habituales de programación que se utilizan en lenguajes de alto nivel como C, Java, Python, etc....
- En los lenguajes de alto nivel, estas estructuras están descritas a un mayor nivel de abstracción.
- Las estructuras a revisar en MIPS son:
  - Llamadas a procedimientos, subrutinas o funciones
  - Ejecución condicional if/else
  - Bucles for
  - Bucles while
  - Trabajar con arrays de datos

#### Llamadas a procedimientos

#### Operaciones a realizar en la llamada a un procedimiento:

- En la rutina principal que hace la llamada (caller):
  - ✓ Pasa los argumentos a la rutina llamada (subrutina o rutina secundaria). En MIPS se utilizan los registros : \$a0-\$a3 o también se puede utilizar la *pila*.
  - ✓ Salta a la subrutina. En MIPS se utiliza la instrucción jal (jump and link), para guardar la dirección de regreso en: \$ra.
- En la rutina llamada o subrutina (callee):
  - ✓ Ejecuta el procedimiento.
  - ✓ **Devuelve el resultado** a la rutina principal. En MIPS se utilizan los registros \$v0-\$v1 o también se puede utilizar la *pila*.
  - ✓ **Retorna** a la rutina principal. En MIPS se utiliza la instrucción jr \$ra, (jump register).
  - ATENCIÓN: la subrutina no debe sobrescribir en registros utilizados por la rutina principal.

67

### Llamadas a procedimientos

void significa que la función simple no retorna ningún valor

jr \$ra: salta a la dirección de retorno que se encuentra en \$ra

#### Argumentos y variables de retorno

69

### Argumentos y variables de retorno

```
Código Ensamblador MIPS
  \# \$s0 = y
  main:
     addi $a0, $0, 2 # argument00=2
     addi $a1, $0, 3 # argument01=3
     addi $a2, $0, 4  # argument0 2 = 4
addi $a3, $0, 5  # argument0 3 = 5
jal diffofsums  # Ilama a la subrutina diffosums. $ra guarda la dir. de retorno
     add $s0, $v0, $0 # y = valor de retorno
   # $s0 = result
  diffofsums:
     add $t0, $a0, $a1 # $t0 = f + g
     add $t1, $a2, $a3 # $t1 = h + i
     sub $s0, $t0, $t1 # result = (f + g) - (h + i)
                              # la subrutina diffofsums modifica: $t0, $t1 y $s0
     add \$v0, \$s0, \$0 # escribe el valor de retorno en \$v0
         $ra
                              # retorna la rutina principal
```

### La pila (stack) del sistema

- Zona de la memoria que se usa temporalmente para almacenar variables.
- Es memoria RAM pero se utiliza como una memoria LIFO (*last-in-first-out*), utilizando un registro específico como puntero, \$sp (*stack pointer*).
- La pila se expande: utiliza más memoria (bytes) según necesita.
- La pila se contrae: reduce la memoria cuando deja de necesitarse.
- La pila tiene múltiples funciones tales como paso de parámetros entre funciones, almacenar copias de registros, almacenar variables locales, etc.



# La pila (*stack*) del sistema

- La pila crece desde direcciones de memoria altas hacia direcciones más bajas.
- El registro puntero de pila (*stack pointer*) \$sp, guarda la dirección de la última posición de memoria ocupada de la pila.
- Al inicio del programa el puntero \$sp indica la última posición ocupada por el anterior programa (sistema operativo si lo hubiera, o el inicio de la pila si no hay SSOO).



73

### La pila (stack) del sistema

- La pila crece desde direcciones de memoria altas hacia direcciones más bajas.
- El registro puntero de pila (*stack pointer*) \$sp, guarda la dirección de la última posición de memoria ocupada de la pila.



# La pila (stack) del sistema

Después de cada operación (envío y posterior recogida de datos) con la pila, el puntero de pila \$sp debe recuperar el valor de inicio.



75

### Los registros y la pila del sistema

Un procedimiento no puede usar cualquier registro sin haberlo preservado anteriormente.

En MIPS existe un acuerdo que señala qué registros deben preservarse.

| Preservados<br>En la subrutina | No Preservados<br>En la subrutina |
|--------------------------------|-----------------------------------|
| \$s0 - \$s7                    | \$t0 - \$t9                       |
| \$ra                           | \$a0 - \$a3                       |
| \$sp                           | \$v0 - \$v1                       |
| La pila por encima de \$sp     | La pila por debajo de \$sp        |

La rutina debe preservarlo.

El llamador debe preservarlo si lo desea.

# Los registros y la pila del sistema

La pila sirve para preservar los contenidos de los registros usados en el procedimiento

```
# $s0 = result
diffofsums:
                           # reserva espacio en la pila para guardar el registro
  addi $sp, $sp, -4
                           #$s0. Los registros $t0 y $t1 no se necesitan preservar
                           # guarda $s0 en la pila
        $s0, 0($sp)
  add $t0, $a0, $a1 # $t0 = f + g
  add $t1, $a2, $a3 # $t1 = h + i
  sub \$s0, \$t0, \$t1 # result = (f + g) - (h + i)
  add $v0, $s0, $0 # escribe el valor de retorno en $v0
        $s0, 0($sp)
                           # recupera $s0 desde la pila
  lw
  addi $sp, $sp, 4
                           # libera el espacio de pila usado
                           # regresa a la rutina principal
```

77

# Llamadas anidadas



" Si no se preserva \$ra en la pila, se crea un bucle infinito.

### Llamadas anidadas

En llamadas a procedimientos múltiples (llamadas anidadas), cada subrutina debe preservar en la pila su dirección de retorno \$ra, antes de saltar

```
proc1:
                               # comienza la subrutina proc1
  addi $sp, $sp, -4
                              # reserva espacio en la pila
                              # guarda $ra en la pila
  sw $ra, 0($sp)
                              # salta a una nueva subrutina
  jal proc2
   . . .
   . . .
                              # regresa de proc2 y restaura $ra desde la pila
  lw
        $ra, 0($sp)
  addi $sp, $sp, 4
                              # libera espacio en la pila
                              # regresa a la rutina principal
  jr $ra
```

79

### Llamadas anidadas proc2: main: [0x400200] jal fun2 jr \$ra [0x40000C] jal proc1/ Si no se preserva \$ra en la pila, se crea un bucle infinito. Solución: proc1: proc2: main: addi \$sp, \$sp, -4 sw \$ra, 0(\$sp) jr \$ra [0x40000C] jal proc1 [0x400208] jal proc2 lw \$ra, 0(\$sp) addi \$sp, \$sp, 4 jr \$ra 80

# Uso de la pila

Ya se ha visto que la pila:

- Sirve para preservar los registros dentro de una función.
- Sirve para preservar el registro de enlace (\$ra) para realizar llamadas anidadas a funciones.

También sirve para:

- Guardar variables locales de una función.
- Pasar argumentos a funciones.
- Retorno de funciones.

8′







### Ejecución condicional If

```
      Código de alto nivel
      //
      Código Ensamblador MIPS

      if (i == j)
      # $s0=f, $s1=g, $s2=h

      f = g + h;
      # $s3 = i, $s4 = j

      f = f - i;
      bne $s3, $s4, L1

      add $s0, $s1, $s2

      L1: sub $s0, $s0, $s3
```

**Observar** que en Ensamblador la condición se prueba para el caso opuesto (i = j) que en el código de alto nivel (i = j).

85

### Ejecución condicional If / Else

```
      Código de alto nivel
      //
      Código Ensamblador MIPS

      if (i == j)
      # $s0=f, $s1=g, $s2=h

      f = g + h;
      # $s3 = i, $s4 = j

      else
      bne $s3, $s4, L1

      add $s0, $s1, $s2
      j

      done
      L1: sub $s0, $s0, $s3

      done:
```

Observar que en Ensamblador la condición se prueba para el caso opuesto (i != j) que en el código de alto nivel (i == j).

#### **Bucle While**

```
Código de alto nivel
                                   Código Ensamblador MIPS
// determina la potencia
                                    \# \$s0 = pow, \$s1 = X
// de x que cumple 2^x = 128
                                         addi $s0, $0, 1
  int pow = 1;
                                         add $s1, $0, $0
  int x = 0;
                                         addi $t0, $0, 128
                                  while: beq $s0, $t0, done
  while (pow != 128)
                                         sll $s0, $s0, 1
                                         addi $s1, $s1, 1
     pow = pow * 2;
                                              while
     x = x + 1;
                                  done:
```

Observar que en Ensamblador la condición se prueba para el caso opuesto (pow = 128) que en el código de alto nivel (pow != 128).

87

#### **Bucle For**

La estructura general de un bucle for es:

for (inicialización; condición; operación del bucle) Cuerpo del bucle

- > Inicialización: se ejecuta antes de iniciar el bucle
- Condición: se comprueba al principio de cada iteración
- > Operación del bucle: se ejecuta al final de cada iteración
- > Cuerpo del bucle: se ejecuta cada vez que se cumple la condición

En ensamblador, esta estructura se codifica en cinco pasos:

- 1. Inicialización.
- 2. Condición.
- 3. Cuerpo del bucle.
- 4. Operación del bucle.
- 5. Salto al paso 2.

#### **Bucle For**

```
Código de alto nivel
                                   Código Ensamblador MIPS
// suma los números de
                                    \# \$s0 = i, \$s1 = sum
// 0 hasta 9
                                         addi $s1, $0, 0
  int sum = 0 ;
                                       1 add $s0, $0, $0
  int i ;
                                          addi $t0, $0, 10
                                          beq $s0, $t0, done
                                 2 for:
  for (i=0; i!=10; i = i+1)
                                       3 add $s1, $s1, $s0
                                         addi $s0, $s0, 1
                                      4
     sum = sum + i;
                                      5
                                               for
                                  done:
```

**Observar** que en Ensamblador la condición se prueba para el caso opuesto (i == 10) que en el código de alto nivel (i != 10).

89

# Comparación Menor Que (Less Than)

```
Código de alto nivel
                                    Código Ensamblador MIPS
                           //
// suma las potencias de 2
                                     \# \$s0 = i, \$s1 = sum
// de 1 a 100
                                            addi $s1, $0, 0
  int sum = 0 ;
                                            addi $s0, $0, 1
  int i ;
                                            addi $t0, $0, 101
                                            slt $t1, $s0, $t0
                                    loop:
  for (i=1; i<101; i = i*2)
                                            beq $t1, $0, done
                                            add $s1, $s1, $s0
     sum = sum + i;
                                            sll $s0, $s0, 1
                                                 loop
                                    done:
```

t1 = 1 if i < 101

### Trabajar con Arrays de datos

- ✓ Un array se utiliza para acceder a un gran número de datos de características similares.
- ✓ El tamaño del array viene dado por el número de elementos
- ✓ Un elemento del array se caracteriza y diferencia de otro por su índice
  - Sea por ejemplo un array de 5 elementos de 32 bits
  - Dirección base (base address): 0x00002000, es la dirección de memoria del primer elemento array[0]
  - Las instrucciones lw y sw acceden a la posición de memoria resultante de sumar un dato inmediato y el contenido de un registro.
  - Si la dirección base cabe en 16 bits, ésta se puede usar como dato inmediato.
  - El registro actuaría como el índice dentro del array (0, 1, 2,...).

| 0x00002010 | array [4] |
|------------|-----------|
| 0x0000200C | array [3] |
| 0x00002008 | array [2] |
| 0x00002004 | array [1] |
| 0x00002000 | array [0] |
|            |           |

91

### Trabajar con Arrays de datos

```
Código de alto nivel
 int array [5];
                              Suponiendo que array empieza en la posición
 array[0] = array[0] * 2;
                              0x00002000 (DIRECCIÓN BASE DE 16b).
 array[1] = array[1] * 2;
                              Cada posición del array ocupa 4 bytes
Código Ensamblador de MIPS
# indice = $s0, la base fija en el dato inmediato.
  addi $s0, $0, 0  # $s0 = indice 0
     $t1, array($s0)
                          # $t1 = array[0]
  sll $t1, $t1, 1
                            # $t1 = $t1 * 2
       $t1, array($s0)
                            \# array[0] = $t1
  addi $s0, $0, 4
                            # $s0 = indice 1 (byte +4)
                          # $t1 = array[1]
  lw
     $t1, array($s0)
  sll $t1, $t1, 1
                            # $t1 = $t1 * 2
      $t1, array($s0)
                            # array[1] = $t1
  sw
```

### Trabajar con Arrays de datos

```
Código de alto nivel
                              Suponiendo que array empieza en la posición
 int array [5];
                              0x12348000 (DIRECCIÓN BASE DE 32b). La dirección
 array[0] = array[0] * 2;
                              base no cabe en el dato inmediato.
 array[1] = array[1] * 2;
                              Cada posición del array ocupa 4 bytes
Código Ensamblador de MIPS
# dirección base fija = $s0, el índice en el dato inmediato
  lui $s0, 0x1234
                               # 0x1234 en los 16 msb de $s0
  ori \$s0, \$s0, 0x8000 # 0x8000 en los 16 lsb de \$s0
  lw $t1, 0($s0)
                              # $t1 = array[0]
  sll $t1, $t1, 1
                              # $t1 = $t1 * 2
      $t1, 0($s0)
                              \# array[0] = $t1
  SW
       $t1, 4($s0)
                               # $t1 = array[1]
  lw
  sll $t1, $t1, 1
                               # $t1 = $t1 * 2
      $t1, 4($s0)
                               \# array[1] = $t1
  SW
```

### Trabajar con Arrays de datos

```
Código de alto nivel (usando bucles)
  int array [1000];
  int i ;
  for (i=0; i < 1000; i = i + 1)
        array[i] = array[i] * 8;</pre>
```

El bucle tiene que ejecutarse 1000 veces porque el array tiene 1000 elementos.

Si cada elemento del array ocupa 4 bytes, en MIPS, la dirección en el registro equivalente a i para la lectura y escritura de memoria tiene que incrementarse de 4 en 4, por lo que la condición de permanencia en el bucle debe ser modificada.

### Trabajar con Arrays de datos

```
# Código Ensamblador de MIPS (usando bucles)
                                   Suponiendo que array empieza
\# \$s1 = i
                                  en la posición 0x00002000.
# Código de inicialización
  addi $$1, $0, 0 $$i = 0;
  addi $t2, $0, 4000
                       # $t2 = 4000.
                        #(Si i se incrementa en 4 en
                        # cada iteración, el valor
                        # 1000 debe multiplicarse por 4)
loop:
  slt $t0, $s1, $t2  # i < 4000?
 beq $t0, $0, done # if not then done
      $t1, array($s1) # $t1 = array[i]
  sll $t1, $t1, 3  # $t1 = array[i] * 8
       $t1, array($s1) # array[i] = array[i] * 8
  addi $s1, $s1, 4 # i = i + 4
                        # repeat
       loop
  j
done:
```

Р

95

#### Estructura de Computadores

# Unidad 3. El procesador I: Diseño del juego de Instrucciones. El lenguaje máquina

Escuela Politécnica Superior - UAM

Copyright © 2007 Elsevier, "Digital Design and Computer Architecture"